嵌入式验证平台 工控MCU平台 视觉AI平台
嵌入式验证平台

嵌入式验证平台以FPGA开发板为载体,为SoC开发者提供一套适合二次开发的SoC以及一套覆盖RTL到方案的开发环境,旨在为SoC开发者构建基础建设,加快SoC产品的开发速度,降低SoC产品的落地难度。

嵌入式验证平台构建的SoC具有全场景通用性,内嵌的双核带浮点处理CPU能够适应操作控制和算法处理等各种场景,优化的多通道带宽访问架构为系统提供极致的总线访问效率,内置多种标准外设接口能够满足主流的传输要求。

在硬件板方面,嵌入式验证平台提供一个主控板+拓展子板形态的FPGA开发板,集成了多种器件,包括SDRAM、WiFi等。

嵌入式验证平台强调开发的简易性,SoC预留的标准总线接口易于新电路集成,自动化脚本处理平台易于debug、仿真和FPGA烧写,层次化的SDK开发环境易于软件debug和开发,“主控板+拓展口”的FPGA开发板易于集成。

产品形态 功能框架图